電子設計自動化技術的領導廠商 Mentor Graphics近日發(fā)布一份題為《硅光子帶來新的設計挑戰(zhàn)》的研究報告。中文版的報告全文可在 Mentor Graphics 的官方網(wǎng)站閱讀和下載: http://mentorg.com.cn/aboutus/view.php?id=263 。
作者:John Ferguson 和 Fedor Pikus, Mentor Graphics公司
傳統(tǒng)的設計和驗證流程 在傳統(tǒng)的集成電路工藝中,設計人員通常會使用原理圖捕獲工具,按照預想的電氣性能創(chuàng)建一個設計。接著,他們使用代工廠SPICE模型來仿真電路性能,確保達到預想的功能。最后,他們會創(chuàng)建一個版圖來實現(xiàn)原理圖設計。這個版圖必須符合工藝設計規(guī)則,這可以通過將設計版圖(通常采用GDSII等格式)傳遞至設計規(guī)則檢查(DRC)工具進行確認。DRC確保設計方案可以生產出來,但不能確保硅的實際表現(xiàn)符合設計意圖和仿真結果。要想做到這一點,可使用版圖與原理圖 (LVS) 對比流程來驗證物理電路設計。LVS流程可閱讀物理版圖,提取出一個以SPICE電路表示法來描繪電氣結構的網(wǎng)表。然后將這個提取出的網(wǎng)表與原始的網(wǎng)表進行比較。如果二者相匹配,那么設計人員便可確信版圖既能生產出來,又能達到預期性能。代工廠為設計人員提供專為某個特定節(jié)點和工藝服務的DRC平臺、SPICE設備模型和LVS平臺。 硅光子的挑戰(zhàn) 然而,這個工藝流程并不適用于硅光子。雖然SiP設計與定制模擬集成電路設計有很多相似之處,但挑戰(zhàn)存在于細節(jié)方面。雖然 SiP 設計也在很大程度上依賴早期設計仿真,但SPICE不具備模擬光學器件所需的尖端技術。光子設計人員必須使用其它建模和仿真工具,與SPICE不同,SiP行業(yè)標準尚未確立,這些工具未必能夠與集成電路領域使用的工具進行互操作。最值得一提的是,這些仿真器沒有使用標準SPICE 網(wǎng)表的概念,因此,傳統(tǒng)LVS工具無法對比這些仿真器提取出的網(wǎng)表。 光子電路LVS的另一個復雜之處在于器件的特殊性。LVS流程通常歷經三個階段:版圖中的器件識別、器件的特性鑒定以及器件連接和參數(shù)與原理圖的對比。第一步的挑戰(zhàn)相對較小,因為光子器件的外形很容易辨認。但是,外形的復雜性使器件的特性鑒定變得十分困難。光子器件的性能取決于器件復雜外形的很多細節(jié)以及周邊布局。 圖1顯示了一個簡單的環(huán)形諧振器器件。共有四個管腳:In1、In2、Out1 和 Out2。有六個參數(shù)(均可以獨立地變化)對該器件的性能至關重要:Rin、Rout、Gap_length1、Gap_width1、Gap_length2 和 Gap_width2。如果有任何參數(shù)與目標值不同,器件將無法達到預期性能。鑒于Rin和Rout的曲線特性,很難以GDSII直線格式(使用一系列分段線性直線)來準確描繪設計。因此會出現(xiàn)半徑不準確的嚴重情況,從而造成功能問題。
在LVS中,傳統(tǒng)的器件特性鑒定方法是收集器件周圍可能影響其性能的所有布局對象,通過測量來描述這些對象和器件本身之間的相互作用,例如距離和投影長度。這些測量結果可以按照第一原則理論或硅測量經驗曲線代入封閉公式。但是,當器件受很多特征影響或者一些簡單的測量無法足夠準確地捕捉物體之間的相互作用(光子器件就是這樣)時,這種方法便不再奏效。這種情況與模擬電路設計人員所面臨的問題很像,除了器件本身形成的少數(shù)對象,器件性能有時還取決于數(shù)千個布局對象共同的電容和電感。 設計流程調整 我們提議放棄基于精確測量的特性鑒定,代之以一系列周知的模式來識別器件,包括主要的器件特征和周邊一定范圍內的版圖形狀。這些器件可以使用硅測量或現(xiàn)有的硅光子仿真器進行預特性化(與面向集成電路設計的技術計算機輔助設計(TCAD)器件仿真類似)。如有必要,這種模式還可以引入少量的變異度,但最重要的是,版圖中的器件必須與預特性化模式之一完全匹配。當設計人員在版圖中實施這些預特性化器件時,LVS工具可以抽取器件、測量其重要參數(shù)并且將他們與預特性化模式相比較。模式庫里未發(fā)現(xiàn)的任何器件會被標記成未知器件,并被視作版圖錯誤處理。 光子電路LVS驗證的另一個挑戰(zhàn)源于電路比較階段。大多數(shù)LVS工具的開發(fā)都基于這樣的假設:對版圖的分析可以依賴常見數(shù)據(jù)庫中描述的單個CMOS傳輸門的邏輯屬性。光子電路的基本元素如諧振器、調制器和多路器存在很大區(qū)別。在硅光子更加成熟之前,普通的LVS工具不可能像支持MOSFET和CMOS傳輸門一樣的按照“原始器件”支持所有基本的光器件。相反,LVS工具必須支持用戶定義器件和電路模式。驗證器件參數(shù)還需要更大的靈活性,一些參數(shù)適用于整個器件,而另一些則與特定器件引腳或多個引腳相關(例如一個特定波導在一個多路器中的傳輸與對話)。與“標準的”傳輸門不同,電路的模式驅動型識別是分離具有特定功能的元素所必需的。 從概念上講,這個方法與通常應用于模擬器件特性鑒定問題的解決方案類似:這些設備的確切性能特性十分復雜,并且通常很少為人所知。設計人員通常缺乏具有幾個著名參數(shù)的準確壓縮模型。相反,在一個相對較大的版圖環(huán)境下,許多幾何形狀的復雜互動決定了器件性能。對于光子器件來說,情形極其類似。光子器件的性能由組成器件的許多布局類型的精美細節(jié)決定。細節(jié)會受到按照GDS多邊形繪制幾何的平滑曲線時的制品的影響,然后進一步分裂成適合掩膜制造機器的元素,最終被光刻生產工藝所扭曲。因此,只通過幾個與其規(guī)模和大小相關的參數(shù)對器件進行可靠的特性鑒定并不現(xiàn)實。LVS 工具必須將這些器件與一個已知的良好且優(yōu)秀的配置變體庫進行比較。當發(fā)現(xiàn)匹配項時,性能參數(shù)可以直接從庫項目中提取。“類似”但是并不完全匹配任何庫變量的器件應該被標記為警告信息。 總結 當LVS工具能夠發(fā)現(xiàn)和提取具有復雜曲線形狀的用戶定義器件時,硅光子設計人員可以從真正的LVS驗證中獲得信心,并且提取適當?shù)奈锢頊y量器件參數(shù),用于與一個仔細預特性化設備庫進行對比。使用這個方法,既定的器件到器件行為可以進行驗證,確保不存在意外的短路或開路。通過仔細驗證如圖所示器件參數(shù)與預期的預特性化性能相匹配,電路中每個器件的預期性能得到了進一步的確保。也許最重要的是,意外的設計錯誤會在結構完好的設計環(huán)境中被及早發(fā)現(xiàn)并通知用戶,從而快速簡單地排除故障,節(jié)省不必要的生產周期并且大大縮短上市時間。 作者介紹
John Ferguson 是總部位于俄勒岡州威爾森維爾的明導 Calibre DRC Applications 的營銷總監(jiān)。他在1991年獲得麥吉爾大學 (McGill University) 物理學學士學位,1993年獲得馬薩諸塞大學 ( University of Massachusetts ) 應用物理碩士學位,2000年獲 Oregon Graduate Institute of Science and Technology 電氣工程博士學位。John 在面向最前沿的集成電路生產制造的物理設計驗證領域擁有豐富的工作經驗。
Fedor Pikus 是明導 Design to Silicon 部門首席工程科學家。他之前的職位包括谷歌高級軟件工程師以及明導 Calibre PERC, LVS, DFM 首席軟件架構師。他于1998年加盟明導,從計算物理學學術研究轉至軟件行業(yè)。作為首席科學家,他的職責包括規(guī)劃 Calibre 產品的長期技術方向、指導和培養(yǎng)從事這些產品工作的工程師、軟件設計與架構以及新設計和軟件技術的研究。Fedor 在物理、EDA、軟件設計和 C++ 語言方面擁有超過25項專利,發(fā)表過超過90篇相關論文與會議報告。
關于Mentor Graphics Mentor Graphics公司是電子硬件和軟件設計解決方案 (EDA) 的全球領導者,為世界上最成功的通信、半導體,計算機,消費電子,汽車電子和國防軍工公司提供優(yōu)質產品、咨詢服務和支持, 可加快客戶電子及機械產品的研發(fā)速度,提高產品質量,增加成本效益。工程師可借助公司不斷推出的新產品及解決方案,應對日趨復雜的電路板及芯片設計領域面臨的挑戰(zhàn)。Mentor Graphics公司擁有業(yè)內最為豐富的頂級產品線,提供完整的SOC/IC/FPGA/PCB/SI設計工具和服務,并且是唯一一家擁有嵌入式軟件解決方案的EDA公司。公司成立于1981年,目前有超過70家分公司分布世界各地。公司總部地址:8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777。
版權聲明: 《激光世界》網(wǎng)站的一切內容及解釋權皆歸《激光世界》雜志社版權所有,未經書面同意不得轉載,違者必究! 《激光世界》雜志社。 |
友情鏈接 |
首頁 | 服務條款 | 隱私聲明| 關于我們 | 聯(lián)絡我們 Copyright© 2024: 《激光世界》; All Rights Reserved. |